|
k0c35wdx3hy6409151538.gif
+ c+ z" o' ?) R+ W2 D击上方名片关注了解更多4 G1 w. N: n# m4 z9 B8 Z
7 w! A7 @: s! u' S& g0 ` N01、emc简介电磁兼容(Electro Magnetic Compatibility),在国际电工委员会标准IEC对电磁兼容的定义为:系统或设备在所处的电磁环境中能正常工作,同时不会对其他系统和设备造成干扰。EMC包括EMI(电磁干扰)及EMS(电磁耐受性)两部分:(1)EMI电磁干扰,乃为机器本身在执行应有功能的过程中所产生不利于其它系统的电磁噪声(如打呼噜太大,影响周围人睡觉);(2)EMS乃指机器在执行应有功能的过程中不受周围电磁环境影响的能力。, `' t# W& }" H# u( y
02、电子产品为什么要考虑EMC?举个网上的案例:1967年,火箭飞行控制计算机,发射时需要考虑冷却方案,早期都是冷却液循环,冷却液在流动制冷时,会存在静电积累(液体流动摩擦),到一定程度没有泄放通路,遇到金属就会产生击穿放电。设计时设计绝缘气隙距离假如是10cm,但火箭到26KM的高空,接近真空时,环境和气压不一样,绝缘气隙距离缩短,导致故障。可见EMC问题关系着我们产品的可靠性,产品EMC设计,涉及生命安全的产品,需要高度重视。进一步总结产品MEC需要考虑:(1)市场准入和国家法规的要求:技术的贸易壁垒;(2)特殊行业的准入要求:军工、铁路、汽车等行业准入要求;(3)零部件电磁兼容需求,产品本身EMC性能需求;(4)可靠性要求,电磁兼容做好,为市场应用的可靠性做保障,需要考虑各种极端工况;(5)特殊应用,如EMC的信息安全:无线电信息截取、433传统汽车无线钥匙干扰等;
# U, ^! d! @% ~- y* Q+ N6 o% t03、EMC三要素EMC问题,我们可以用电路模型来建立EMC问题模型和给出解决方案。首先介绍下EMC的三要求:干扰源、传播路径、敏感源,其中干扰路径是最不容易判断的,干扰源和敏感设备可以通过经验做一些识别。: I* G n" l7 n! W- {
byrsqz3ufkq6409151638.png
9 @+ u0 D0 K2 r2 a" _% W, h举个案例帮助我们更好的理解三要素:如电吹风使用时,电视机出现雪花屏(1)电视机的EMS,可能比较差,测不过;(2)电吹风的EMI,同时可能也没有做限制;6 f; B5 N7 @" _# F5 }7 S% g
那案例中的三要素分析如下:(1)干扰源:电池风里面的电源电路、电机转动产生的电源变化(2)敏感设备:电视机显示屏(3)耦合路径:可能是220V插排的供电口(共用插排),或者空间电磁波辐射干扰
: [& x) N( ]7 e$ X+ H7 Y2 ?5 v. u
j01m2lrlfmx6409151738.png
) _0 d4 M7 a9 _% h. Z G6 ~7 X7 T# b# }) U% b% C9 c1 f# r
04、干扰源电子产品干扰源在电磁环境下的干扰源各种各样,常见的如:(1)无线发射(4G、5G、对讲机):RS类干扰(2)雷电:浪涌类的干扰(3)人体:ESD类干扰(4)电气开关的工作:EFT/CS类的干扰
) G' [7 M" _9 L. v' o/ x8 L9 N
edtm3ngfi0f6409151838.png
3 e# \4 k! B$ @8 K
从常见的干扰源信号特征,我们可以总结出电磁干扰源的要素:即变化的电压(dv/dt)或者电流(di/dt)。进一步在EMC问题中,根据经验60%问题来源于DCDC干扰。对于设备来说DCDC开关电源是最常见的噪声源,而通常又不易受干扰,所以DCDC的EMC问题主要就是EMI问题。以Buck电源为例,DCDC芯片开关过程中产生电压和电流的变化,包含了较快的di/dt和dv/dt噪声分量,其开关噪声不仅包含开关次和倍频频率段的噪声,另外其开关速度越低,高频噪声分量衰减越大。
; \" w: B4 {6 T; ~0 u
1zviktfl0id6409151938.png
& X% B4 A( v/ z7 Q! e: d" W! E$ V) O1 k
除DCDC电源外,常见还有高速时钟信号,在电磁兼容的辐射发射测试中,常见的就是时钟辐射超标(如下图所示)。5 f+ m |- S$ | p- D* \
4t1q54mcjat6409152038.png
F2 ^- |& {8 |* l4 C& w: e# d因为时域中周期性的信号对应频域中离散的频谱,所以时钟能量比较集中,这在频谱上的表现就是:时钟频点(时钟基频以及倍频)上能量很高,而非时钟频点几乎没有能量。5 m- F! e; P7 X, q. r
05、耦合路径常见的耦合路径包括:% b2 }6 ~8 c0 K( ?$ u
khqg2qsj3bk6409152138.png
/ J4 `; M; O! w2 K n, @
(1)传导:在干扰源和接收电路之间的耦合路径就是直接的接触,比如引线、电缆或者路径连接。常见的耦合如电阻性耦合,由两个回路经过公共阻抗耦合而产生,干扰量是电流i,或者di/dt。举例:数字电路和模拟电路为啥要做地分割隔离,最怕存在共阻抗的时候,数字信号流过共阻抗时,在模拟电路上产生uA电流产生电压,模拟信号敏感电压将出现偏差。* y" S. M: H& x. x
wxpusxzkgb16409152238.png
9 \, Q. `, v( I9 E# k: x' Z& \& N7 H
(2)空间耦合:(2-1)互容耦合:在两个接近的导体或者引线之间存在各种电容场,如最典型的平行走线,噪声源和敏感源之间有分布电容C2,频率下等效于为阻抗,就类似电阻耦合的干扰案例。
5 ?3 Z m3 o4 E0 U, R& E+ e3 m! f* f: h
f2px0g1z1sl6409152338.png
" P' d: j! l2 v9 q* }
(2-2)电感耦合:在两个平行导体或者引线之间存在磁场,当间距小于电磁波波长的时候会在接收导体上引起电压的变化。磁通的方式相互影响,如无线充电,常见干扰如PCB上的平行布线。. L: q" L$ {0 t0 \+ k' Y! j+ D
u0zb1yqp0y46409152438.png
6 R3 ~7 b( e: M+ H0 J& Z. p8 U
- B# a; ], u& e( T& [
2vt1ge02ira6409152538.png
! e+ N* L6 X ^, w, W6 q对于电感或者磁场耦合,干扰产生的主要原因是流过高频电流回路产生的磁通空间上串到接收回路中产生的,因此问题的改善,一般需要减小流过高频电流回路的面积或者接收回路的面积。, P4 \: ^$ E$ \/ L1 Q2 B5 q% ^$ j/ w
ildcsfmceay6409152638.png
% v. c. s% o6 M+ q" Z8 R# `(2-3)电磁辐射:当干扰源与接收电路之间的距离比较远,大于电磁波波长,发射与接收之间相当于无线电天线,电磁干扰从干扰源发送,辐射出的电磁波在空气中传播。, L9 r2 Z3 q& F1 I! D
06、敏感源电子产品敏感源,常见的如:复位电路、传感器采样电路,数据通信电路、音视频处理电路等均视为敏感电路。举例如传感器和大功率用电设备如电机共地了,大功率电机工作的时候产生共模漏流,就会对传感器的采集产生影响,在设计时我们需要注意此类信号。
* q! C3 N1 g, a; q0 w8 Y" |) q6 Y0 C07、时域与频域时域与频域是针对同一个事物,不同角度的分析结果,在做EMC分析时更多的是从频域的角度去分析问题。如在时域上,基带的时钟越接近完美的方波,但在频域上,射频的EMC可能是一个不好的波形(边沿越陡峭,高次谐波频谱能量越大)。* \6 S: w8 ~' L# n3 ?3 x5 p8 S
z4w5u1dt3vn6409152738.png
( U) a+ |* v( q/ b3 M6 Q- H
我们从最常见的DCDC开关信号和高频时钟信号在频域的角度进行展开。左图表示为脉冲波形,在时域上,其特征是tw(脉冲宽度)和ts(上升时间/下降时间)。中间的图形表示从傅里叶变换获得的理论脉冲波形的频谱。频域上,随着频率的升高,振幅衰减,衰减斜率随tw和ts而变化。最右边的图表显示了当脉冲ts变慢(增加)时频谱的变化。当斜率变化到-40db/dec时,1/πts的频率点降低,最终结果是振幅减小。简单地说,当ts变慢时,频谱振幅衰减。( W; x6 [( P& ]) }, C
rrfz4rkpkjq6409152838.png
1 L3 G8 d o1 X( k因此时域信号边沿越陡峭,频域高次谐波频谱能量越大。如上升沿的快速变化,产生的高次谐波能量,在EMC工程师眼里,都希望它尽快落到-40db衰减的范围。改变的方式为增加电阻或者电容(加大tr)。如时钟周期信号,增加RC,在满足时钟信号质量要求的前提下,尽可能减缓信号的上升沿的变化速度。相应我们可以总结出经常遇到的EMC信号特点:(1)ESD:上升沿tr波形一般会在0.5ns-1ns左右,达到GHz,高频能量丰富,干扰强。(2)EFT:上升沿tr波形一般会在5ns左右,主要频谱都在几十MHz,更多的靠滤波解决。(3)Surge:上升沿tr波形一般会是us级别,主要频谱能量在KHz,更多靠瞬态防护器件吸收,不是滤波。$ [6 g+ o) E, J3 ^
接下来再跟大家分享一些基础的解决方案EMC主要是解决干扰问题,目前主要的手段有:屏蔽、滤波、接地等方案,本次主要分享的是滤波。4 _2 j$ w8 a' Y9 `% j7 w" {
1 滤波器介绍
4 C1 I1 C @7 t& }滤波 (Wave filtering):是将信号中特定波段频率滤除的操作,是抑制和防止干扰的一项重要措施。如传导、辐射超标,是某个电缆的对外传导、辐射的,那就可以在敏感信号处进行滤波。实际上,任何一个电子系统都具有自己的频带宽度(对信号最高频率的限制)。频率特性反映出了电子系统的这个基本特点。而滤波器,则是根据电路参数对电路频带宽度的影响而设计出来的工程应用电路。滤波作用:切断干扰沿信号线或电源线传播的路径,可与屏蔽共同构成完善的干扰防护。
o Y' I6 B( ]5 i" r' N
j24bdchryar6409152938.png
5 X4 }0 k: M& F2 滤波器重要指标-插入损耗
( ~7 `1 Q4 E# A! u9 d插入损耗:插入损耗是衡量滤波电路滤波效果的指标,通常以分贝数或频率特性曲线来表示。它是指滤波电路接入电路前后,电源传给负载的功率比或端口电压比。IL=10lg Po/P2 (dB)或 L=20lg VO/V2 (dB)其中 Po、P2、 Vo、V2分别表示滤波电路接入前后负载端的功率和电压。6 ]0 M7 p _1 Q! `* d9 e# t
kp1hnqb10sb6409153039.png
% Q1 {3 {2 y. s1 f0 k/ M
! q6 a+ Q1 I; u' }
gpnpxa42lqu6409153139.png
' u- {$ ]+ F0 k1 Q( A) \6 l9 _式(1) 中,RL、和 RS,分别表示源阻抗和负载阻抗,a11、a12、a21、a22表示滤波器网络的A参数,更详细的计算方法可以参考文献《EMI电源滤波器的插入损耗分析》。这里举个例子,如下图的差模滤波方案,假设源端阻抗和负载阻抗均为50欧姆,电源输入1V,滤波电容的阻抗 1 欧姆,则未加滤波器前,V0=0.5V,加入滤波器后,V2为滤波阻抗和负载阻抗并联后与源阻抗串联分压即V2=0.019V,则插入损耗=20lg0.5/0.019=28.4db。
1 |- _1 R% K3 u, e/ `
o5aplrxzti16409153239.png
9 F! }. y6 j9 u6 {假设源端阻抗和负载阻抗均为 1 欧姆,则未加滤波器前,V0=0.5V,加入滤波器后,V2为滤波阻抗和负载阻抗并联后与源阻抗串联分压即V2=0.33V,则插入损耗=20lg0.5/0.33=3.6db。根据公式和示例,可以知道 EMI 滤波器电路在不同的源与负载阻抗的情况下,滤波性能有很大的差异。在一般的滤波器产品说明书中,提供的插入损耗值都是在源阻抗和负载阻抗均为50欧姆的情况下得到的。: Q" x" U" v. v% S7 ]1 [4 w
s0ynpr1pjm16409153339.png
# V% B- w; v, b* Q2 c在实际使用中,滤波器的端阻抗随着工作环境的变化而变化,因而对滤波器插入损耗的影响也很大 ,滤波电路也是如此。设计时要求滤波器的插入损耗越大越好,整改时可以根据超标频率选择合适的滤波器。3 滤波器类型和选型特征, b4 X3 a# W1 s2 m
滤波器根据滤波频段可以分为低通、高通、带通、带阻等,在EMC问题中,最常用的为低通滤波器。
7 U* R# ~, k: V4 I) Z$ l
jfiw2w2rrs46409153439.png
5 A6 e r; j: Y3 L/ Q) E* D- P
低通滤波器常见的网络拓扑如下,实际使用中推荐使用 PI 型或者 T 型滤波网络。主要原因是根据插损的计算方法,在电感靠近低阻,电容靠近高阻时滤波效果最佳。而实际使用时往往不能准确识别源端和负载端的高低组状态,所以采用PI型或者T型都能做到最佳匹配。
' r! B& ?+ e9 Q ! P% n7 R9 j6 Y' B, Y8 `
举例如下,在没有经过CL滤波前,电压基本都在负载电阻上即1V,加入CL滤波后,负载电压为滤波电容上电压的一半为0.25V,插损=20lg1/0.25=12db。
$ o m# ^: Y9 _7 ` & K7 ]9 ?5 [' m1 l
0 i7 D' d" d/ p
上例的基础上,调换CL的位置,如下图,在没有经过CL滤波前,电压基本都在负载电阻上即1V,加入滤波后,负载电压为滤波电容上电压,为0.001V,插损=20lg1/0.001=60db。3 K' t4 e8 u! t5 ~9 _3 H1 D

- v( J X% V( F! L9 S! d元器件没有变,只是变换位置,滤波效果的差异很大,原理即:电容靠近高阻,电感靠近低阻才更有效。实际应用选择:在不知道源端和负载的阻抗高低的情况下,比较合理的就是pi网络和T型网络。针对低频,通常采用电容+电感+电容滤波方式,高频采用电容+磁珠+电容滤波方式。如PI型,不管ZS、ZL是高还是低,并联电容后都是低,中间电感靠近低阻为有效状态。4 滤波器案例:电源的EMC三要素分析
1 b1 K) C# H7 F$ K0 Z. x对于EMC问题,我们在原理图阶段就要进行滤波设计,其要点就是从EMC的三要素出发:干扰的源头:降低强度敏感电路:提高抗干扰能力干扰耦合路径:降低路径效率下面以开关电源为例,分析其滤波设计方案。开关电源以其效率高、体积小、输出稳定性好的优点而迅速发展起来。由于开关电源工作过程中的高频率、高di/dt和高dv/dt使得电磁干扰问题非常突出。如何降低甚至消除开关电源的 EMI 问题已经成为开关电源设计师以及电磁兼容(EMC)设计师非常关注的问题。+ G& x+ P# j0 X) v; q1 N
& e" U0 U1 e& Y( N/ g! s0 B
开关电源的干扰,既有共模干扰,也有差模干扰。对于差模干扰:其存在于L-N线之间,电流从 L 进入,流过整流二极管正极,再流经负载,通过热地,到整流二极管,再回到N。在这条通路上,有高速开关的大功率器件,有反向恢复时间极短的二极管,这些器件产生的高频干扰,都会从整条回路流过,从而被接收机检测到,导致传导超标。对于共模干扰:共模干扰是因为大地与设备电缆之间存在寄生电容,高频干扰噪声会通过该寄生电容,在大地与电缆之间产生共模电流,从而导致共模干扰。( f k- l+ r$ f! V9 j0 A# O# ]5 A

0 f" W" u9 y1 f9 G; F& R5 F. Y根据干扰产生的原因和经验,低频如150kHz-1.5MHz,以差模为主,1.5MHz-5MHz,差模和共模共同起作用,5MHz 以后高频部分基本上是共模干扰为主。我们先以差模干扰为例展示干扰的源头、耦合路径和测试的敏感电路。从干扰源头看,开关电源产生电磁干扰最根本的原因,就是其在工作过程中产生的高di/dt和高dv/dt,它们产生的浪涌电流和尖峰电压形成了干扰源。工频整流滤波使用的大电容充电放电、开关管高频工作时的电压切换、输出整流二极管的反向恢复电流都是这类干扰源。" J! s0 x. Y9 [( B

3 P- ], T# ^; S2 l; a8 K. `7 L5 @从耦合路径看,待测设备(EUT)的电源端口是干扰源,测试仪器为敏感电路,则从仪器的连接关系看,电源端口的干扰经过AC头接入了LISN的采样电阻(50欧姆),再经过测试仪器内部的采样电阻50欧姆,整个采样电阻接近100欧姆。当采样电阻上的电压超标,则传导的干扰超标。7 p3 H) G0 o6 q& W

1 K' T2 F* ], E& ~' T6 B3 B
4 m. t2 n- x- [0 a# W9 G0 ]5 H1 `/ {% H! i

7 O4 c* ] a6 i* {6 q! l( N
2 g" a2 k0 Z* t; {7 ]( W4 o& r进一步转化为如下电路模型,来看干扰的通路。噪声主要由 di/dt 引起,通过寄生电感,在火线和零线之间的回路中传播,在两根线之间产生电流 ldm ,不与地线构成回路。; A1 Q, ?8 C2 `1 @( S2 ^. c
+ L5 u& g! T! C7 q% o7 j$ p" F/ W
由 Vdm 驱动的 Idm 导致输入 AC 端口差模干扰,LISN +仪器的采样阻抗为 100欧姆,开关电源的接口没有滤波时,则很容易传导测试超标,干扰都在敏感设备上(采样电阻为高阻,VDM的ZC+ESR为低阻)。干扰电压幅度为:Vdm:/ w2 h4 [" m( o' s7 L5 h. T/ b

/ x$ S2 q. G5 C9 ?这种情况下,针对电源口的EMC滤波就可以考虑电容方案,接口加差模滤波电容,C1通常为100nF~2.2uF的聚醋X2电容。
1 C4 v& M, i. }6 ^, n3 W / X j* g- T! t& S2 u, Q) U
X电容,常用做抑制电源电磁干扰,一般安装到电源火线与零线之间,而且起到的作用都是差模滤波。X1电容耐电压更高,在一些更高电压的电路中要使用X1安规电容,X1 >2.5kV ≤4.0kV ;X2 ≤2.5kV。% ?9 ^6 p; b- [# w# v) G) c: {

: J/ w9 _% X. i1 h* Z' Y. I v) A" ?' [+ D" E" @2 Y+ n; ^1 f5 J
电容容值选型原则:根据电容的阻抗-频率特性曲线进行选型,在需要滤波的频点上,让电容的阻抗尽可能小,即让干扰电流更多的流向大地,而不是流经测试仪器的采样电阻。因此根据差模干扰为低频干扰,频段在 150kHz-1.5MHz,可选100nF~2.2uF电容,再结合耐压确认电容型号。
6 _1 O1 \" T0 S 0 _- ~0 N: \: Q# i" a5 g
假设传导测试时,超标比较多,则考虑PI型滤波器。L1,L2,C1,C2 构成低通 PI 型滤波器,L1、L2通常为100 ~300uH铁粉芯电感,也可由共模电感的漏感形成,C1,C2通常为 100nF~ 2.2uF 的聚酯X2电容。* T' f' A" z$ i) f" v4 @
0 `& _3 c: P* q6 j* P7 V
4 结论( ]; i. J' }( G: |9 K% M, v
解决EMI问题从源头考虑进行滤波,效果更好,如开关电源,从端口进行传导滤波。设计滤波时,需要针对传导干扰的特性,有针对性进行滤波器件选择。并且遵循电容靠近高阻,电感靠近低阻的原则,才能获取较好的滤波效果。通常在传导测试中,首先分析干扰性质,通常低频超标的滤波方案,主要电容和PI滤波电路,也可以考虑差模电感,在开关电源设计前需要增加差模滤波电路。; n3 i7 P4 s: H7 |6 Y
下面介绍数字IC电源、时钟、接口相关的滤波设计1 数字电源滤波
2 X* p) K# I! p+ g$ l/ s6 E9 N$ i" Z本文的数字电源特指给数字芯?供电的电源,通常把较高的电压降低到1.8V/3.3V等电压。数字电源往往电压?较低,并且电源引脚较多,因此?般使?电容滤波。电容滤波?/?容值配合使?,?电容储电(uF级别),?电容?频滤波,每个电源管脚?个,容值由滤波频率决定(?般?频取1nF、100pF,低频0.1uF)。储能电容与高频电容配合使用,下图中间波?是反谐振点,由电路寄生电容&电感谐振导致,此频率附近的滤波效果最差,如果造成了影响,就需要考虑增加该频率附近的电容。! S$ i; W+ G9 B$ P7 w

" @8 ~; y. m) @$ j: q$ z在数字系统中,电源分配系统(PDS,Power Distribution System)的质量直接影响着信号的质量。电源噪声表现为同步开关噪声(SSN)、地电弹噪声(GroundBounce)和回流噪声等,它直接影响着系统的噪声容限和信号的时序。 电源分配系统设计的关键是控制电源的目标阻抗。设计主要考虑的问题有:PCB 叠层方案、滤波电容的选择和放置、电源分割、连接器的选择等等。PCB 板上的电源分配系统由电源模块、电源地平面、各种电容组成。它们分别在不同的频率范围内作出响应: 电源模块响应的频率范围大约是从直流到 kHz; 大的电解电容提供电流并在 kHz 到 MHz 的范围内保持较低阻抗; 高频陶瓷电容在 MHz 到百 MHz 的频率范围内保持较低阻抗; PCB 板上的电源地平面对则在 100MHz 以上发挥重要作用;
- m# T- o3 p ^9 k
+ X" `4 C5 _, H, n/ g8 M# l尺寸小的电容 (如 0603 封装)寄生电感较小,容值也小,因而其谐振频率较高,在高频情况下阻抗较低,常被用来减小 EMI 和回流噪声。尺寸较大的电容(如电解电容),可以提供比较大的电流,然而其谐振频率不高,这使得它的应用受到很多限制。 为了得到比较大的电容和较高的谐振频率,可以把几个小电容并联在一起 (N 个电容并联后,其容值为 NxC,电感为 L/N,谐振频率不变,ESR 减小为 R/N)。 + ~+ a! D' O/ _! D4 m; S
案例:SDRAM电源滤波不?,EMI测试不通过。某产品进行欧洲 CE 认证,EN55022 空间辐射项目测试超标,导致产品不能认证上市。分析频谱发现主要是240、360、480、600、720MHz超标,超标频率是120M的倍频。?扰源:数字电路时钟(SDRAM 120MHz)。耦合路径:外接线缆(主要通过电源或地耦合)、PCB?线环路。
" h) D4 v; ]5 d- X6 H v
" F; g0 c$ I a. t, \/ Q1 w 解决问题的主要思路是降低干扰源影响,同时在接口增加滤波电路,减弱耦合途径的效率。 接口处理:接口是主要耦合路径,因此信号端口需要进行滤波,主要是磁珠 +电容方式,磁珠选取 600R/100M,电容选择了 200PF。原理图改进:SDRAM 时钟是干扰源,在匹配电阻后增加了对地滤波电容,取 10PF 左右(根据干扰频率决定)。同时增加电源管脚电容,容值取220pF。PCB 改进:SDRAM 与 CPU 接口连接走线跨分割,地环路面积大,改进后的电容靠近电源引脚放置,IC下方地平面完整。2 时钟滤波设计
- ^. l: E; [/ V6 u7 \$ f$ y时钟信号也是干扰常见的源头之一,下图分别是时钟信号对时域和频域产?的影响:
) w% n/ W3 h+ X
5 Y7 y q6 x, O: P5 l. E# [, Q |
( f4 S, |* [( A, I: {! p5 I) P3 w" f 2 l& u( e0 X, N9 I
| . o# ^4 i4 s" ^2 r% B% h3 w
周期信号的傅里叶级数展开式为:
5 {7 b# F. y3 N8 x' x" z
: {2 q* `; G5 U. K& ^/ D从公式中可以看到周期信号会有基频的奇次谐波分量(如1 3 5 ...),这是因为偶次谐波刚好被0相乘了。但我们有时候也会看到偶次谐波,这往往是因为信号的上升/下降时间不一致,导致在频谱中看到偶次谐波,下图是利用LTspice完成的仿真对比。
& G0 O: t$ H. M " L. C# R+ t* S5 u0 h: b
| ) ~( f& H3 U! I3 J
1 W2 m8 T- H" f+ e% M0 S
|
% i. o, W4 q" [: x' E3 N* P/ V% |) t 下图是有源晶振滤波电路的一个简单例子:
$ W8 f) ]+ k) k6 ], O+ m* t+ V % c) T9 f1 @8 S; e3 d! ?3 M, w, c$ c
晶振的供电使用了磁珠+电容的组合,输出时钟增加了RC滤波。电阻通常采取 22R/33R/47R,有些低频时钟可以用磁珠替代。电容根据时钟频率选取,频率越高,电容值越小,一般100M 时钟选取 5pf 电容滤波,50M 时钟可以选取 22pf 电容滤波。 另外,建议设计时单板上 CLK 信号预留阻容滤波设计,最差情况是电容不焊接,电阻采取 0 欧姆替代。 3 接口滤波设计0 ?8 F* ^+ f p, j. f
电子产品经常通过电缆对外通信,但电缆往往带来电磁兼容问题,主要原因是电缆可以传导电磁干扰,同时可以作为天线,接收和发射电磁干扰。 电子产品的电缆长度从几十厘米到几公里不等,可以在特定的频率进行发射与接收电磁干扰信号。 当天线的长度接近无线电信号波长的 1/4 时,天线的发射和接收转换效率较高,受到的干扰也较大。 频率和波长的关系(λ=c/f)如下:
/ d- U' X2 w2 [, ~! b
+ ]) @5 x3 |2 a: g | 7 C$ K" V1 u9 `% p
/ o, M9 k P$ b( B' P$ G( c
| 4 F4 m" M+ ^4 `) ?5 q
电缆干扰定位: 当遇到产品 RE 测试超标问题时,直接拔掉电缆的方式是最方便快捷的。如果发现确实是电缆导致超标,可以尝试在电缆上施加屏蔽接地等措施以外,另外在接口处采取滤波措施也是重要的手段。 1)针对内部干扰,通过电容等方式形成干扰信号的低阻抗通路,阻止其跑到外部。& i5 i0 m( i5 G+ @
% b& s$ H! s; o# A
2)针对外部干扰,一边是使用磁珠形成高阻抗通路,一边是将外部干扰通过机壳泄放到地,阻止其进入内部,右图是最完整的方案。, V% A) V$ D4 N/ q9 q- \
! C+ M2 S; R& c
| " s+ a2 p# a: q8 o( N/ H9 f% t C

# U3 G. ^& G" K+ f) m6 [ | $ J2 p, s l. H' N# w+ s: D5 i7 G
通信接口一般分为非差分接口和差分接口:4 |6 W5 ~, h) o
非差分接口通过公共地回流,比如232、PS2、VGA信号,通常使用电容+磁珠+电容的方式进行滤波(高速时使用串阻代替磁珠),通常不使用共模电感。差分传输的特征是两根线束传输信号,两个信号振幅相同,相位相反,电流?向相反。典型的差分接?:485、CAN、HDMI、USB、LVDS、以太?等。通常采用共模电感滤波(例如USB、HDMI等都有专用的共模电感),中低速可以使用电容。备注:磁珠:确保对正常信号?作频率的阻抗电感:滤波频率KHz?100MHz,电感的额定电流通常会较?。1 o4 W8 s3 l8 N" } q0 Z" a# D( Q+ g
& ^8 p" E- m8 l; C
/ F7 f. R a5 l4 v* x' s : `: Q; X: r' @5 \2 b7 I7 D
声明:( U2 Y" \5 y' M
声明:文章整理于网络。本号对所有原创、转载文章的陈述与观点均保持中立,推送文章仅供读者学习和交流。文章、图片等版权归原作者享有,如有侵权,联系删除。投稿/招聘/推广/宣传/技术咨询 请加微信:woniu26a推荐阅读▼
8 V S. l) J, |5 x电路设计-电路分析
% L3 V; N0 K- p" q3 d4 r k# dEMC相关文章
9 D0 V% r; y& \7 B0 A电子元器件
( |! W/ @8 Y9 V% t6 O# @7 r后台回复“加群”,管理员拉你加入同行技术交流群。 |
|