|
1.布局: a。通过网表导入,先大后小,对4片DDR进行布局,对称摆放,走线中心保持在800-1000mil,DDR之间的距离也不要相距太远,否则菊花链在侧边走线可能不够; b。对于电源专换电路走L型路线,注意采样要连接到最后经电容过滤后的电流;
c。参考Vref电路置于最后一片DDR之后摆放,其它电阻电容就近摆放。
2.扇孔:
a。扇孔前要对差分线,电源线,地址线,数据线等进行分类,并分层根据100ohm阻抗设置不同线宽,扇孔后注意检查不同类型的线宽是否正确,DDR在移孔时尽量保持对称,
并与在BGA中的间隙保持一致,至少能走下一根线的距离。
b。对于电源转换芯片焊盘,注意放置散热过孔。
3.布线:
a. 对于电源走线注意铺铜,及过孔过电流大小的能力。
b. 数据线:走线前最后先进行规划,每组数据线应走在哪一层,每片DDR8根数据线,一根数据管理线,一对差分数据锁存线,先走差分及数据管理线。确认为FPGA,I/O口可以互换,然先从BGA中拉线拉到DDR附近,再从DDR中拉线,通过管脚互换进行对连,需要注意互换前及互换后的管脚连接情况都要拷出到Excel表格里。连线时要尽量预先留够3W线宽的空间,后续调线等长时会好操作些。
c. ADD走线:菊花链走线,先从BGA中引出到第一片DDR,然后再到第二片,第二片到第三片,以次类推;
同样分别从BGA及DDR中引出,打孔相连,DDR之间互连时,不管是打孔还是走线,尽量保持对称;
4.等长:
a。数据线等长,每11根为一组,在Nets及Matched Lengths进行分类设置并规定线长差距保持在50mil,线与线之间间距为3W(12mil)
b。ADD类型线等长则在X-Signal里依据元件与元件之间焊盘作等长,若分析有线头,可能是走线不在焊盘中心,但一般不计算在线长内。
c。ADD线差标准为100mil,3W间距换算为9mil。
5.最后DRC修正:
a。对称式铺铜,并注意去掉碎片铜跟孤铜。
b。电源平面分割及DRC错误检查。
|
|