|
百兆网口总结:1、网口与变压器、变压器与phy芯片、phy芯片与CPU,都应在满足工艺的情况下,尽量做到走线短。这是常规的布线原则。
2、时钟芯片或单元要尽量靠近phy芯片,要远离板边以及高频信号。
3、复位电路要远离TX和RX。
4、对于百兆,TX与RX之间可以不用控制等长,只需控制对内等长误差5mil。而且RX与TX尽量走表层,RX与RX之间的间距至少控制在4W以上。
5、变压器下方从上到下不允许铺铜,要挖空处理。对于集成网口变压器,要在网口下方的铜皮进行挖空,使其前后进行隔离。
6、对于外壳地与系统地要进行一个隔离,距离至少1mm以上。
7、以太网芯片到CPU的布线,尽量将发送和接收进行物理上的分开,不要将RX与TX网络混合布线。同时,发送的那组线放在一起进行组内等长。接收的那组线放在一起进行组内等长。发送与接收之间,不再进行组间等长。
作业说明:
1、通过本次作业,发觉布线前的布局很重要。好的布局能让布线相对容易些。
2、本次作业对网口与网络变压器之间的差分对内等长处理不很好,请老师批改时重点关注。
3、本次作业对差分对进行了组间等长处理和组内等长处理。(网口与变压器之间)
4、对phy芯片与CPU之间的RMII信号进行了组间等长处理。
5、本次作业故意扭转了器件布局,用以区别老师提供的成品参考作业,也是为了适应未来可能会遇到的各种变态布局。
其它问题:
由于Altium版权限制严重,入职新的公司后新的公司在使用allegro软件。我想请问老师,我能否以altium或allegro的格式交替提交作业?(这次altium,下次allegro)。从我们几次批改作业的情况来看,使用哪种软件仅仅是一种手段或途径,重点在于老师您所讲解的思路,以及通过练习对思路的复现。不知道这样是否可行?
最后谢谢老师批改,期待您的回复
|
|