电子产业一站式赋能平台

PCB联盟网

搜索
查看: 1005|回复: 0
收起左侧

制作PCB板需注意的事项

[复制链接]

171

主题

281

帖子

2053

积分

三级会员

Rank: 3Rank: 3

积分
2053
发表于 2021-1-14 09:59:13 | 显示全部楼层 |阅读模式
  制作PCB板需注意的事项4 S5 ^0 `* L# V  O

# G; q( z9 S$ ~9 ~0 j  微电子领域的两大难点在于高频信号和微弱信号的处理,在这方面制作水平就显得尤其重要,同样的原理设计,同样的元器件,不同的人制作出来的就具有不同的结果,那么如何才能做出一块好的板呢?根据我们以往的经验,想就以下几方面谈谈自己的看法:
6 m* k  ?) f6 f5 {* }) `3 p' Y. X2 d; U
  一、要明确设计目标
# E, \4 P. U3 @- d/ v: k& }: D  接受到一个设计任务,首先要明确其设计目标,是普通的板、高频板、小信号处理板还是既有高频率又有小信号处理的板,如果是普通的板,只要做到布局布线合理整齐,机械尺寸准确无误即可,如有中负载线和长线,就要采用一定的手段进行处理,减轻负载,长线要加强驱动,重点是防止长线反射。 当板上有超过40MHz的信号线时,就要对这些信号线进行特殊的考虑,比如线间串扰等问题。如果频率更高一些,对布线的长度就有更严格的限制,根据分布参数的网络理论,高速电路与其连线间的相互作用是决定性因素,在系统设计时不能忽略。随着门传输速度的提高,在信号线上的反对将会相应增加,相邻信号线间的串扰将成正比地增加,通常高速电路的功耗和热耗散也都很大,在做高速时应引起足够的重视。  }& c* g# b# t4 f
  当板上有毫伏级甚至微伏级的微弱信号时,对这些信号线就需要特别的关照,小信号由于太微弱,非常容易受到其它强信号的干扰,屏蔽措施常常是必要的,否则将大大降低信噪比。以致于有用信号被噪声淹没,不能有效地提取出来。
6 D( A/ ?& g& E& \; w& x  对板子的调测也要在设计阶段加以考虑,测试点的物理位置,测试点的隔离等因素不可忽略,因为有些小信号和高频信号是不能直接把探头加上去进行测量的。
5 p) S* h* F& I9 A  此外还要考虑其他一些相关因素,如板子层数,采用元器件的封装外形,板子的机械强度等。在做板子前,要做出对该设计的设计目标心中有数。; d/ H7 x% V1 \  l7 T
" n. R0 E$ }* p8 u. L
  二、了解所用元器件的功能对布局布线的要求/ B' H) S8 r7 `
  我们知道,有些特殊元器件在布局布线时有特殊的要求,比如LOTI和APH所用的模拟信号放大器,模拟信号放大器对电源要求要平稳、纹波小。模拟小信号部分要尽量远离功率器件。在OTI板上,小信号放大部分还专门加有屏蔽罩,把杂散的电磁干扰给屏蔽掉。NTOI板上用的GLINK芯片采用的是ECL工艺,功耗大发热厉害,对散热问题必须在布局时就必须进行特殊考虑,若采用自然散热,就要把GLINK芯片放在空气流通比较顺畅的地方,而且散出来的热量还不能对其它芯片构成大的影响。如果板子上装有喇叭或其他大功率的器件,有可能对电源造成严重的污染这一点也应引起足够的重视.
" d: c% L" b  t( d; p
% V9 S3 [* f8 z2 L$ S. r. V  三、元器件布局的考虑  d% D, a) h( J8 P
  元器件的布局首先要考虑的一个因素就是电性能,把连线关系密切的元器件尽量放在一起,尤其对一些高速线,布局时就要使它尽可能地短,功率信号和小信号器件要分开。在满足电路性能的前提下,还要考虑元器件摆放整齐、美观,便于测试,板子的机械尺寸,插座的位置等也需认真考虑。9 x9 \% r7 {/ ?" k
  高速系统中的接地和互连线上的传输延迟时间也是在系统设计时首先要考虑的因素。信号线上的传输时间对总的系统速度影响很大,特别是对高速的ECL电路,虽然集成电路块本身速度很高,但由于在底板上用普通的互连线(每30cm线长约有2ns的延迟量)带来延迟时间的增加,可使系统速度大为降低.象移位寄存器,同步计数器这种同步工作部件最好放在同一块插件板上,因为到不同插件板上的时钟信号的传输延迟时间不相等,可能使移位寄存器产主错误,若不能放在一块板上,则在同步是关键的地方,从公共时钟源连到各插件板的时钟线的长度必须相等。
/ E3 x  w4 n  V, u& G8 h% W4 i3 X6 t0 }2 h  Y3 z: T
  四、对布线的考虑
7 p, m) a, J, z) G* O6 }  随着OTNI和星形光纤网的设计完成,以后会有更多的100MHz以上的具有高速信号线的板子需要设计,这里将介绍高速线的一些基本概念。
* P) t4 F. X) b* m/ N+ d5 G( M- y: l7 l+ P& W
  1、传输线3 k1 @4 ~: @3 I3 a. F: M3 q
  印制电路板上的任何一条“长”的信号通路都可以视为一种传输线。如果该线的传输延迟时间比信号上升时间短得多,那么信号上升期间所产主的反射都将被淹没。不再呈现过冲、反冲和振铃,对现时大多数的MOS电路来说,由于上升时间对线传输延迟时间之比大得多,所以走线可长以米计而无信号失真。而对于速度较快的逻辑电路,特别是超高速ECL
5 \9 A# H# z! H( G$ [# q  集成电路来说,由于边沿速度的增快,若无其它措施,走线的长度必须大大缩短,以保持信号的完整性。
! M/ r  h" B  Z  V  有两种方法能使高速电路在相对长的线上工作而无严重的波形失真,TTL对快速下降边沿采用肖特基二极管箝位方法,使过冲量被箝制在比地电位低一个二极管压降的电平上,这就减少了后面的反冲幅度,较慢的上升边缘允许有过冲,但它被在电平“H”状态下电路的相对高的输出阻抗(50~80Ω)所衰减。此外,由于电平“H”状态的抗扰度较大,使反冲问题并不十分突出,对HCT系列的器件,若采用肖特基二极管箝位和串联电阻端接方法相结合,其改善的效果将会更加明显。
! s1 I: C5 y6 e  当沿信号线有扇出时,在较高的位速率和较快的边沿速率下,上述介绍的TTL整形方法显得有些不足。因为线中存在着反射波,它们在高位速率下将趋于合成,从而引起信号严重失真和抗干扰能力降低。因此,为了解决反射问题,在ECL系统中通常使用另外一种方法:线阻抗匹配法。用这种方法能使反射受到控制,信号的完整性得到保证。
7 @" @; `! \0 q) X  严格他说,对于有较慢边沿速度的常规TTL和CMOS器件来说,传输线并不是十分需要的.对有较快边沿速度的高速ECL器件,传输线也不总是需要的。但是当使用传输线时,它们具有能预测连线时延和通过阻抗匹配来控制反射和振荡的优点。1. Z, H, z) `0 U4 z
  决定是否采用传输线的基本因素有以下五个。它们是: (1)系统信号的沿速率, (2)连线距离 (3)容性负载(扇出的多少), (4)电阻性负载(线的端接方式); (5)允许的反冲和过冲百分比(交流抗扰度的降低程度)。
0 J5 S( K; D) S1 |- L  M: X3 y2 L( P  H9 U0 h# ~5 G
  2、传输线的几种类型
$ F; n5 s9 m- j6 X  (1) 同轴电缆和双绞线:它们经常用在系统与系统之间的连接。同轴电缆的特性阻抗通常有50Ω和75Ω,双绞线通常为110Ω。0 a  e# v& B8 l' Q+ _, `
  (2) 印制板上的微带线:微带线是一根带状导(信号线).与地平面之间用一种电介质隔离开。如果线的厚度、宽度以及与地平面之间的距离是可控制的,则它的特性阻抗也是可以控制的。微带线的特性阻抗Z0为:
6 q" E3 d8 V1 m; C7 P  式中:【Er为印制板介质材料的相对介电常数;6为介电质层的厚度;W为线的宽度;t为线的厚度;3 }" A, h" D" H7 G7 W2 \7 `
  单位长度微带线的传输延迟时间,仅仅取决于介电常数而与线的宽度或间隔无关。
2 T9 [3 H5 a; G' U$ B8 k  (3)印制板中的带状线/ X) r' S6 _4 `) h
  带状线是一条置于两层导电平面之间的电介质中间的铜带线。如果线的厚度和宽度、介质的介电常数以及两层导电平面间的距离是可控的,那么线的特性阻抗也是可控的,带状线的特性阻抗乙为:6 ^% g1 @/ L7 N
  式中:b是两块地线板间的距离;W为线的宽度;t为线的厚度;. R$ d: W7 k$ g; y1 v- Y$ @, h2 U
  同样,单位长度带状线的传输延迟时间与线的宽度或间距是无关的;仅取决于所用介质的相对介电常数。8 l$ t; G+ a  \: s* M
: |- T* g$ i0 n$ ]
  3、端接传输线9 I- R6 Y/ R6 k% Y3 t" x
  在一条线的接收端用一个与线特性阻抗相等的电阻端接,则称该传输线为并联端接线。它主要是为了获得最好的电性能,包括驱动分布负载而采用的。* M3 N, t- X/ Q8 m9 d" C: U) M" r

! O5 b: w7 v  Y1 S2 u. h# m
以上是中信华PCB(www.zxhgroup.com)分享的PCB知识百科,希望对您有帮助!谢谢关注点赞!公众号:中信华集团
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关闭

站长推荐上一条 /1 下一条


联系客服 关注微信 下载APP 返回顶部 返回列表