电子产业一站式赋能平台

PCB联盟网

搜索
查看: 3457|回复: 1
收起左侧

[作业已审核] 张智杰——1片SDRAM模块PCB设计作业

[复制链接]

23

主题

162

帖子

1045

积分

三级会员

Rank: 3Rank: 3

积分
1045
发表于 2023-3-19 23:34:25 | 显示全部楼层 |阅读模式
心得:
1、了解了SDRAM的基本概念以及应用领域,学习了存储器管脚的作用。
2、布局:
  (1)点对点的对称式布局
  (2)SDRAM靠近BGA放置;无排阻时600-800mil;有排阻时800-1000mil
  (3)滤波电容靠近IC管脚放置。
3、布线:
  (1)匹配50Ω阻抗。  (2)每九跟走线尽量走在同一层(D0-D7,LDQM;D8-D15,HDQM)。
  (3)信号线之间的间距满足3W原则,数据线、地址线、时钟线之间距离保持20mil以上或至少3W。

  (4)空间允许的情况下,数据线与地址线、时钟线、控制线之间加一根地线进行隔离,地线宽度推荐15-30mil。
4、等长规则
  (1)低八位(D0-D7,LDQM)、高八位(D8-D15,HDQM)误差范围:±50mil。
  (2)地址线、时钟线、控制线误差范围:±100mil。

SDRAM模块.PcbDoc

2.4 MB, 下载次数: 2, 下载积分: 联盟币 -5

回复

使用道具 举报

发表于 2023-3-21 16:49:11 | 显示全部楼层
同网络的也要注意连接:


等长GAP尽量大于等于3W:


这种能优化的 线就优化处理下:


地址控制时钟 跟数据可以绘制GND走线分开下:


其他的等长没什么问题。



回复 支持 反对

使用道具 举报

发表回复

高级模式
B Color Image Link Quote Code Smilies |上传

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表