|
pcb设计工程师在完成预布局后,重点需要对板子布线瓶颈处进行分析,再结合PCB设计软件关于布线要求来确定布线层数,综合单板的性能指标要求与成本承受能力,确定单板的电源、地的层数以及它们与信号层的相对排布位置。) b, L% Y w7 v' D( X: Z2 k
5 ], D4 [* e* |! U? 正文 ?
* ]0 m9 L* ~8 _( ~: G, p& V$ D
本节主要介绍PCB层叠设计方法:PCB设计软件CrossSection界面、PCB层叠设计的基本原则。
4 d5 M" x% F: H0 p+ q# ^) T
8 M. @- k& p5 P. f8 i. J* H0 ^3 z" l- Y4 z; ^% k9 W/ x3 t% K$ d" B
一、Cross Section 界面介绍
. D. ^8 `* I8 G
; Y k p B o3 g8 o. }allegro提供了一个集成、方便、强大的层叠设计与阻抗计算控制的工具,叫做Cross Section。如下图所示,可以非常直观地进行材料选择,参数确定,然后得到最终阻抗结果。
' J$ C3 q1 C# b+ O/ ]# ?0 t: Z8 r9 o
# A! ^- k. K+ d; P+ _5 X其中各选项的含义:
! L) ^4 n% e! A+ T7 {1.Type:选择各层的类型:电导、介质、平面
5 Y" ~/ k3 r2 J6 c7 W2. Material:材料,常用为 FR-4
% i4 m% D. F) j/ O) N( L3. Thickness:每一层的厚度
+ |: a) m v. Y _& E4. Conductivity:电导率/ i. [" ^" B3 w: |/ F: F% e
5. Dielectric Constant:介电常数- [' D ]" n* r2 a/ ~
6. Loss Tangent:损耗角" s. i; B' r l; O! u" r0 W4 M
7. Negative Artwork; Y1 [" j0 V4 v5 ^- a- z, ^
8. Shield:参考平面: B# E- V. ~7 |: d' z+ a
二、层叠设计的基本原则; R; d0 B# {+ _% @2 L( r2 `
3 \0 C8 q: B$ [. g }, \. V7 E% R
考虑到信号质量控制因素,PCB层叠设置的一般原则如下:. d/ p% V V$ j: @5 ]0 z& F, w$ g, [
7 J. @* [" w' X/ x/ {# k$ g+ ?- ]4 [. d1、元件面相邻的第二层为地平面,提供器件屏蔽层以及顶层布线提供参考平面。) Z3 V; J! W9 l, X z _
2、所有信号层尽可能与地平面相邻,以保证完整的回流通道。0 u: I0 A9 y. c g- ]+ N# s( H
3、尽量避免两层信号层直接相邻,以减少串扰。
# _8 B2 C/ x! c4、主电源尽可能与其对应地相邻,构成平面电容,降低电源平面阻抗。
* `7 S c: B: |# Q; v. F5、兼顾层压结构对称,利于制版生产时的翘曲控制。
; u8 W9 U6 F: a4 ^- o6 y/ ]4 H7 h: i% G$ Y1 y; \" n1 o
以上为层叠设计的常规原则,在实际开展层叠设计时,电路板设计师可以通过增加相邻布线层的间距,缩小对应布线层到参考平面的间距,进而控制层间布线串扰率的前提下,可以使用两信号层直接相邻。对于比较注重成本的消费类产品,可以弱化电源与地平面相邻降低平面阻抗的方式,从而尽可能减少布线层,降低PCB成本。当然,这样做的代价是存在信号质量设计风险的。6 X5 q& {/ c5 h8 l0 U1 V6 z' n. r
$ K- R/ A1 c- q3 Z% m
对于背板(Backplane或midplane)的层叠设计,鉴于常见背板很难做到相邻走线互相垂直不可避免地出现平行长距离布线。对于高速背板,一般层叠原则如下:& _5 i! V" b# j! t5 f; e3 ?" D
' G5 C( k' Y& {: X4 E
1、Top面、Bottom面为完整的地平面,构成屏蔽腔体。
* \0 c* _' R. H& N$ r0 Z2、无相邻层平行布线,以减少串扰,或者相邻布线层间距远远大于参考平面间距。, \! L" w; H. _( v9 Y6 j2 P
3、所有信号层尽可能与地平面相邻,以保证完整的回流通道。
0 Q4 b# n* A4 @5 s
- w2 M$ Z: t# M, o$ s: }; ]/ ?" E1 i需要说明的是,在具体的PCB层叠设置时,要对以上原则灵活进行PCB设计运用,根据实际单板的需求进行合理的分析。
; O ]! c; M4 | |
|