|
pcb设计过程中,由于平面的分割,可能会导致信号参考面不连续,对于低速信号,可能没什么关系,而在高速数字系统中,高速信号以参考面作返回路径,即回流路径,如果参考平面不连续,信号跨分割,就会带来诸多的问题,如EMI、串扰、阻抗不连续等问题。这种情况下,需要对分割进行缝补,为信号提供较短的回流通路。常见的处理方式有添加缝补电容和跨线桥接。% W. J: J# |; s0 y) `: S! y
缝补电容(Stiching Capacitor)通常在信号跨分割处摆放一个0402或者0603封装的瓷片电容,电容的容值在0.01uF或者是0.1 uF,如果空间允许,可以多添加几个这样的电容,同时尽量保证信号线在缝补电容200mil范围内,距离越小越好;而电容两端的网络分别对应信号穿过的参考平面的网络,见图一中电容两端连接的网络,两种颜色高亮的两种不同网络. D! ? V' c( _2 k
2 v C; ?2 r0 ^9 N
- R, Y7 P* `9 i3 n0 H: W
( b# [* V$ I- Y k$ ~- u2 o% l0 u跨线桥接:常见的就是在信号层对跨分割的信号进行“包地处理”,也可能包的是其他网络的信号线,这个个‘“包地”线尽7 B$ p& J+ h3 x# g1 U% `
. w; G$ T# @- D+ i; M& A/ r
% G' I" c, Z! D' }( Y7 N" r( B+ U A7 n- g0 J6 U- q
/ u3 j5 e l! u4 L
) E! p9 [6 ^$ {) O* q; S6 t# b, {/ H5 H. ~2 Y1 f* D) z5 I( \
, q# @3 | ]9 t( h8 `2 t1 Z% L9 b* Z5 ]0 N1 N5 M
9 Q) t, N# D! v5 o- m. X
9 G4 p4 |% ^# C, L9 Q- q& B; T) m) N |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|