|
目前仍存有的疑惑点或不足之处:
1.对孤铜、碎铜的理解不是太清楚,在分割的时候不知道具体割除到什么位置,本次设计按自己想法切除了部分碎铜,请老师指正,是否存在碎铜未切除的区域;
2.布局布线规则理论部分仍非常薄弱,目前在查阅相关的资料补充,但是很多还是迷迷糊糊。希望经过后面的练习会逐渐清晰;
设计要点:
1.在满足工艺水平的前提下,RJ45网口与变压器尽量靠近;以太网PHY芯片与变压器之间的距离应小于5inch(12.7cm);
2.时钟电路尽量靠近PHY芯片,远离板边与高频信号、IO端口、走线或磁性元件;复位电路尽可能靠近PHY芯片,同时远离RX/TX与时钟信号,或者做立体包地处理;
3.变压器下面的所有层挖空铺铜,切断干扰传播路径;除差分线外,其余信号线加粗到20mil以上。
4.CPU和PHY芯片,GMII接口,发送和接收信号要分开布线,间距大于3倍线宽,组间等长误差在100mil以内;
5.RJ45&变压器:差分线尽量走表层,打孔处增加回流地过孔,差分对间距4倍线宽以上,对内等长5mil之内;
|
|