(1)ERC报告管脚没有接入信号:
+ l" u; u( @9 k* ua. 创建封装时给管脚定义了I/O属性; ; ~$ D7 ?* }/ }6 p0 C( t
b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;
7 Q) d1 y3 |: f# r; Fc. 创建元件时pin方向反向,必须非pin name端连线. 5 U4 I4 X! {- i, R* j
(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件.
9 R4 Q) C; O* \; D(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global. $ I' U& O6 Z/ M6 G5 d: \
(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.
9 L x" r7 m) ?2 a8 X, O6 ?4 G2.PCB中常见错误: 8 F% K6 C; ~. N/ U
(1)网络载入时报告NODE没有找到: 5 @0 A+ ~( |' h" |7 Z. Q9 R
a. 原理图中的元件使用了pcb库中没有的封装;
2 v/ a( U% s2 k5 a. i5 z+ Cb. 原理图中的元件使用了pcb库中名称不一致的封装;
d( R6 r) Y$ [/ V$ M$ i$ z* c4 Fc. 原理图中的元件使用了pcb库中pin number不一致的封装.如三极管:sch中pin 2 S4 ^* ] p4 N' X Y C( v
number 为e,b,c, 而pcb中为1,2,3.
8 a" X" A- r& `' o9 s(2)打印时总是不能打印到一页纸上:
9 G# |) y- v. Ha. 创建pcb库时没有在原点;
1 S7 E* U4 r4 c2 U. e) @4 Hb. 多次移动和旋转了元件,pcb板界外有隐藏的字符.选择显示所有隐藏的字符, 缩小
4 X- M5 A9 u p5 x. X3 npcb, 然后移动字符到边界内.
( H: T) C5 ?1 M! ~9 ~(3)DRC报告网络被分成几个部分:
% ~4 b& l- H L表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找.
# ]0 I3 u5 w1 j另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件, 2 v3 _5 u" A5 I3 N; d" t
减少文件尺寸和PROTEL僵死的机会.如果作较复杂得设计,尽量不要使用自动布线., M1 i; }% n9 ?5 C% P: k5 Q
在pcb设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,
% b- |% ?0 b$ o; O在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大.PCB布线有单面布
: R6 E, Q( R/ Y' y线、 双面布线及多层布线.布线的方式也有两种:自动布线及交互式布线,在自动布线之 7 _7 S R6 P# ]6 g* `1 V9 f. _5 Q
前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻 ; c5 A- c% i: G7 F: m3 t
平行, 以免产生反射干扰.必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易 - b7 m& G+ Z* j! x: f
产生寄生耦合.
- O+ K- ]) k* R* a" }自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、 ; l6 t( l) ]( s
导通孔的数目、步进的数目等.一般先进行探索式布经线,快速地把短线连通, 然后进行 ' H; J0 _' M2 ~) S6 y }9 x
迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线.
. ]: Q, o, j$ G( z) p并试着重新再布线,以改进总体效果.4 \8 p7 ~2 z( i. f( m
对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解
: i# T4 {$ _) t& ~7 F/ `决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道
, Q; _7 M5 T9 m) ^! P使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单
: U# w$ m& @2 E& H2 L3 N& h的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真 1 l- I: d, T) r/ B8 q
谛.# X- M2 E0 c4 a$ r" I: D
TEL 18681576392 详情可见www.sz-jlc.com/s
9 {6 W+ s/ v8 x x
) X' N) W, d! p) { |