|
引言 /Introduction
/ l* J8 [) J4 X+ ^6 i% x" _光电子集成芯片设计验证是现代光电系统开发中最重要且最具挑战性的EDA环节之一。随着光电子设计复杂性不断增加,确保设计符合代工厂规范同时保持设计完整性变得极为关键。作为PIC Studio套件的重要组成部分,pVerify DRC工具通过专门针对光电子应用的精密自动化设计规则检查功能来应对这些挑战。值得一提的是,PIC Studio在2024年获得了LightCounting颁发的Best Product大奖,充分证明了其在EDA业界的技术领先地位。/ \# O7 U, t$ o, U# r% C( k8 N
pwtiubncvfp64079779236.png
, ?" m; v+ r& h7 e1 t2 R% p+ G% p% ~6 e图1:完整的PIC Studio设计流程图,展示从组件设计到系统仿真的集成方法,pVerify DRC在布局阶段作为关键验证步骤的定位, o6 `& z% E. G% U3 L2 m- j9 Z
" T" g0 M4 a0 a( G9 i. WPIC Studio环境涵盖整个设计过程,从基础工艺和组件仿真,通过线路设计,直到完整的系统级分析。在这个综合框架内,pVerify DRC充当设计完整性的守护者,确保布局能够成功制造并满足性能规范要求。
9 o8 }, b& Q3 ?1 |
1 i4 v1 ]- S- V# v% w; KpVerify DRC的一个重要特点是直接针对GDS文件进行检查,这使得该工具具有广泛的兼容性。无论设计师使用哪家厂商的EDA版图绘制工具完成布局设计,都可以使用pVerify DRC对生成的GDS文件进行全面的设计规则验证。这种通用性确保了工具在不同设计环境中的灵活应用。更为重要的是,该软件拥有国内团队的持续密切支持,确保了技术的自主可控性,为国内光电子产业发展提供了可靠的技术保障。
, X( h: m' i L' A# }; e* @全球代工厂PDK生态系统支持- B- l' D! H) t8 c4 b* a7 M
6 T& _7 ]. {7 n- _+ K" z
& {7 f; c. f. G* W3 q& t
* A% r p' @! x7 D
nzx5qbf5rdi64079779336.png
1 N$ [' I+ V. H G. F% q图2:PIC Studio PDK/ADK的全球支持生态系
% y( B1 Z& Q! b1 H6 k# V
7 \. j- S. f: X/ J W4 vpVerify DRC的强大之处不仅在于其技术功能,更体现在对全球主要代工厂工艺设计套件(PDK/ADK)的广泛支持。在光电子领域,该工具已经与包括武粤光电、Tower、SiLTerra、PHIX、南智光电等多家光电子芯片代工厂建立了深度合作关系。对于8英寸及更小尺寸晶圆的薄膜铌酸锂、硅基光电子和化合物半导体工艺,pVerify DRC同样提供了完整的支持。 p7 ]: j5 C9 \6 o: i: n% ]5 U) \
/ s4 R: y9 m7 G y* _% ^光电子设计规则检查基础原理+ Z. v$ S6 G7 `3 z: j4 M3 Y
) _1 N* }9 v0 u: i+ F+ h
" I9 K/ K2 ~' @" |% {+ F
! o* M& R0 X5 M光电子线路中的设计规则检查与传统电子线路验证存在显着差异,这主要源于光传播的独特物理特性以及光学组件的精度要求。光电子器件基于精心控制的光学模式、波导几何形状和耦合机制运行,对公差要求极为严格。波导宽度、间距或对准的微小偏差都可能显着影响光学性能,导致损耗增加、串扰或器件完全失效。4 b# v2 M- E: x. ~1 F
: n+ k8 |$ Y$ `1 B3 }. {4 p3 |理解这些基础原理需要我们深入分析光在波导中的传播机制。当光波在波导中传播时,其传播特性直接受到波导几何参数的影响。例如,单模波导的有效折射率与波导宽度密切相关,宽度的细微变化会改变光的传播常数,进而影响器件的频率响应和相位特性。这种敏感性要求设计规则检查系统能够检测到纳米级的几何偏差。 }# l$ x( m4 A2 M
" U0 H$ {% m" b5 t8 k
pVerify DRC系统充分认识到这些独特要求,提供超越传统几何验证的专业检查功能。该工具的架构既支持基本几何约束,也支持考虑芯层-包层对准、端口连接性和光学模式兼容性等因素的高级光电子专用规则。' L3 X& o' l, O' }. Z2 M8 u0 S
m1zwxgv0mog64079779436.png
3 {( w1 S. R1 i& G$ }2 U5 w O
图3:pVerify DRC界面展示规则配置面板,包含可定制的设计规则(规则类型、目标层和规则数据参数),以及显示成功网格生成和DRC执行结果的终端输出
- P; X" |6 e {3 L) U7 n
6 F$ j# X9 Y) u0 XpVerify支持的规则类型包括精确宽度规范、最小宽度要求、间距约束、包围关系、重叠条件、延伸要求、存在性验证和密度管理。每种规则类型都对应着光电子器件制造和性能的特定要求,形成了一个完整的验证体系。9 b, d' k+ P% o1 ]3 b* ~
" r# U. M+ |4 o& J* V. t9 N4 ~9 U
基础设计规则检查要点
' k! h# x7 t6 t8 J( Z) j9 Z7 B5 j) S8 U4 S
6 H7 m7 C( y k( b# _/ [+ C) \& S5 \- }6 T/ t" f
任何强大DRC系统的基础在于准确高效地执行基本几何验证的能力。pVerify DRC通过其全面的基础检查功能在这一领域表现出色,这些功能构成了更复杂验证任务的基础模块。
' F+ N; n/ S& o; p$ q M4 T# R0 a$ ~) [7 H3 S2 x
最小宽度检查是光电子设计中最常用的规则之一。该验证确保所有指定对象保持在适当光学模式支持和制造可靠性所需的临界阈值之上。
7 ^9 v! B! b- {! z. F; e& M; l$ r+ s5 L5 a
当波导芯层变得过窄时,可能无法支持预期的光学模式,导致传播损耗增加或模式截止。从物理原理来看,波导支持光学模式的能力直接依赖于其横截面尺寸,当尺寸低于特定阈值时,光场将无法被有效束缚在波导内部,造成辐射损耗。pVerify系统标记任何宽度小于指定值的对象,使设计师能够在制造前识别并纠正这些问题。% i: J- f5 a: ?. D* w
345d2ewr5nt64079779537.png
# @* W9 R/ O9 t+ ], A# y* D# t/ e图4:最小宽度和精确宽度检查示例,显示三个不同尺寸的矩形对象,因过窄或不匹配精确要求被标记为违规: y- V8 c: C+ z$ P- _
5 `1 b, B, U1 {: o
精确宽度验证通过确保关键组件保持精确规范,将尺寸控制提升到更高水平。该规则类型对于单模波导等器件特别重要,其中宽度直接决定有效折射率和传播特性。任何偏离指定宽度的情况都可能导致工作波长偏移或器件性能特性改变。这种精确控制的必要性源于光电子器件对几何参数的高度敏感性,即使是几纳米的偏差也可能显着影响器件的光谱响应。9 x2 u4 e7 d! `+ _/ z" v4 [! a
! I! m5 K7 M# F3 o k; F( T
间距验证解决了相邻光电子元件之间串扰和耦合的关键问题。与主要影响寄生电容或电阻的电子线路不同,光电子间距直接影响光学耦合强度和串扰水平。波导之间间距不足可能导致不必要的功率传输,而间距过大可能浪费宝贵的芯片面积。光学耦合的强度按指数规律随距离衰减,因此精确控制间距对于实现所需的耦合系数或隔离度极为重要。" _/ G+ v" a: |! k
vypqpjrxpb064079779637.png
& V! @ ]& ~% i! p' \图5:间距和面积验证规则演示,显示对象间可接受和不可接受间距的示例(0.5微米标记为BAD,1.5微米标记为OK),以及最小面积要求为5平方微米的多边形面积检查
j' f/ r r# A# {& q" x: O$ L' U/ p, D- Y/ J
面积验证确保制造特征保持足够大小以实现可靠制造和一致性能。小特征可能难以可靠制造,或由于边缘效应或工艺变化而表现出性能变化。通过执行最小面积要求,设计师可以确保器件在不同制造批次中表现一致。这种一致性对于光电子器件尤为重要,因为光学性能对几何变化的敏感性使得制造公差控制成为器件成功的关键因素。3 I' m$ S1 z( Q Y3 y; f
+ d2 E; n) D# T, Y$ X
高级层生成和布尔运算0 F4 {# _$ Q+ \$ Z0 p' V( P+ I" I
, h7 S6 ?8 ]: e4 F P
2 Q$ a, j) P# z
7 v; o& m0 ^: B& T现代光电子设计经常需要复杂的层操作技术来创建复杂的器件几何形状并实施高级设计规则。pVerify DRC通过布尔运算提供全面的层生成功能,使设计师能够创建用于专业检查目的的派生层。2 q2 g" C2 N+ i6 z' M( d: W& y
5 s5 n1 B" W* I" x# k0 I, U( K4 G7 ]+ ]布尔运算构成高级层操作的数学基础,允许设计师在不同掩模层之间执行组合、减法、交集和异或运算。这些运算对于创建表示特定设计条件的检查层或生成复杂规则验证所需的辅助几何图形极为重要。理解布尔运算的逻辑基础有助于设计师构建更加复杂和精确的验证规则。% S# e f4 O$ b! F5 F* A% C
elx4dzeo3oy64079779737.png
' `- E! T0 d5 i- J6 i" d图6:Layer A(红色)和Layer B(蓝色)之间布尔运算的视觉表示,显示OR、AND、XOR、A-B和B-A运算的结果,实现高级设计规则检查的复杂层操作
( i( u* z L( r$ D$ |! i
8 e0 @5 r$ N5 B6 eOR运算组合两个层,创建包含两个源层所有几何图形的统一层。该运算对于创建需要同时考虑多个物理层的检查层非常有用,例如验证光学组件不会干扰电路布线层时。在实际应用中,OR运算常用于创建复合检查区域,其中多个不同类型的特征都需要满足相同的约束条件。- V- ~( p1 g7 ^9 \, d
5 A7 B; A& p! iAND运算识别两个层重叠的区域,这对于验证不同制造层之间的正确对准极为重要。例如,确保波导芯层与包层正确对准需要识别这些层之间的交集区域。AND运算的结果直接反映了两个层的重叠程度,为对准质量提供了定量的评估基础。
% J0 @" Z( w- S) G/ W
3 \, O i# a3 F I% ]# K; q2 ^XOR运算突出显示层不重叠的区域,使其对于识别对准问题或验证某些层保持适当分离非常有价值。减法运算(A-B和B-A)创建表示一个层存在而另一个层不存在区域的层,实现复杂的排除规则。这些运算组合使用可以构建高度复杂的检查逻辑,满足各种特殊的验证需求。
|$ c3 x$ ~ y9 V
]9 K B4 h4 u6 z8 d+ F. |尺寸调整运算提供另一种强大的层生成技术,允许设计师按指定量放大或缩小多边形。正向尺寸调整扩展几何图形,对于在关键特征周围创建公差带或保护区域非常有用。负向尺寸调整收缩几何图形,可以创建禁入区或缩小的检查区域。" \4 Q4 W" p! l& b& u5 q
zeh2va0ebsg64079779837.png
+ _2 P7 N, l0 v: c
图7:多边形几何上正向和负向尺寸调整运算的演示,显示正向尺寸调整如何扩展原始形状,而负向尺寸调整如何收缩原始形状,实现公差带和保护区域的创建6 ~9 ^% F& C% h2 S3 M( A
% R% @4 ?* k1 o! \' @2 a
尺寸调整运算的精确控制能力使设计师能够根据制造工艺的实际特性调整检查标准。例如,考虑到光刻工艺可能导致的线宽变化,设计师可以使用尺寸调整来创建考虑这些变化的检查层,确保最终制造的器件仍能满足性能要求。& B6 K, ]3 X# r- }
% G& f5 ?8 w9 e) x( ~- \扩展几何验证功能, p) w4 f& t$ c+ d5 [# b0 Q! D
: ?9 C8 }! E0 v7 _; T5 C
+ i- K6 g. V: |- w+ o8 x2 {: U0 M- K
6 l5 w; Q% p7 E" e! o4 ^2 U除了基本尺寸检查外,光电子线路还需要考虑不同层之间关系和各种器件元素空间排列的复杂几何验证。pVerify DRC通过其扩展几何检查功能满足这些要求。
: W: N6 V1 l) p' o0 v8 w$ t: m% d/ O, D7 B+ f" m) \$ _( b
包围验证确保一个层以足够的边距距离正确包围另一个层。该规则类型对于一个层必须完全包围另一个层以实现正确功能的器件极为重要,例如确保包层充分包围波导芯层,或确保电接触层正确重叠其下层导电层。包围关系的准确性直接影响器件的光学特性和电学性能,包围不足可能导致光泄漏或电接触不良。
& d4 n0 m( L9 ?* Q( ^8 }" \
5ffrlk3vtyy64079779937.png
7 H( ?; y4 Z* ?
图8:包围和分离检查示例,显示Layer A(红色)必须被Layer B(蓝色)适当包围,最小距离为0.5微米用于包围验证,不同层元素之间最小分离距离为1微米4 S) S9 j( U& Y l+ `
- s0 \. [- H' {4 J) c- W6 w
分离检查验证不同层之间的最小间距要求,确保跨层干扰保持在可接受限度内。该验证在密集光电子线路中特别重要,其中不同器件层必须保持足够隔离以防止不必要的光学或电学耦合。分离距离的确定需要考虑光场的延伸范围和电场的分布特性,确保相邻元件之间的相互作用不会超过设计容限。
, m4 |0 x0 e) o% R2 c, f5 K
$ _! l5 y! F' s1 H! ^# s+ C内部和外部检查为识别满足特定空间关系的几何图形提供强大的选择机制。内部检查识别完全包含在另一层多边形内的所有多边形,而外部检查识别完全位于另一层几何图形外部的多边形。这些运算实现复杂的条件规则检查,其中某些要求仅适用于特定空间关系中的几何图形。4 h/ X# D$ G) t$ H% H, f
krt1pkmtwj564079780037.png
8 I/ d9 p1 t- K5 Y图9:内部和外部选择运算示例,显示Layer A多边形(红色)如何被识别为完全包含在Layer B多边形(蓝色)内部或完全位于外部,实现条件规则应用
5 A$ |0 S! s6 w; L! H, @" B8 q! k
这种条件检查能力使pVerify DRC能够实现高度定制化的验证规则。设计师可以根据器件的具体结构和功能要求,创建只在特定条件下生效的检查规则,提高验证的精确性和相关性。
+ _; G1 I! B/ m5 p& ~% h z. ^" C( `- `% k% e! X' Z
非交互和重叠检查为识别层之间的空间关系提供互补功能。非交互检查识别与另一层没有接触或重叠的多边形,而重叠检查识别确实有接触或重叠的多边形。这些检查使设计师能够验证不同器件层之间的正确连接性或隔离。
% W% g3 v0 I; R6 N5 c/ F
yhfujs2tsvx64079780137.png
x5 h5 L$ o' I" }$ {. R
图10:非交互和重叠检查运算示例,演示如何根据与其他层元素的交互状态选择多边形,支持连接性验证和隔离检查& u0 E% F+ G1 I1 y& o W
% u- _; ^0 a. i8 }' ^尖角检测和修正/ a: j: A- i# q& A. R
( X: y( y7 f/ W' |+ v
% t# V% g7 @1 I
- b& a, ]* R7 p) I) }
光电子布局中的尖角对制造和光学性能都带来重大挑战。尖锐拐角可能产生局部场增强,导致散射损耗增加,同时在制造过程中的光刻复制也面临困难。pVerify DRC通过全面的尖角检测和自动修正功能来应对这些挑战。# Q* J5 w* P F$ K
# R0 c4 U+ G4 `5 _1 \7 H8 b从物理机制来看,尖角处的光场分布会出现奇点,导致局部场强的急剧增加。这种场增强不仅会增加散射损耗,还可能在高功率应用中引起非线性效应或材料损伤。因此,控制几何图形中的角度对于保证器件的可靠性和性能稳定性极为重要。
6 V2 Q; c9 m& z' R9 e9 F$ h. V" o* |2 ^
尖角检测系统识别多边形顶点创建角度低于指定阈值的区域。设计师可以配置系统标记低于临界值(如85度)的角度,确保所有几何图形保持足够的拐角半径以实现可靠制造和最佳光学性能。
. d2 }6 n! x9 o8 Z& f8 E% r
setk3kkpkfl64079780237.png
0 I4 I; ^3 ~( Q3 m# m/ ?5 p
图11:尖角检测显示角度小于85度的尖锐拐角识别,以及在识别的尖角区域自动放置修正补丁以提高制造可靠性的尖角补丁系统
0 @1 Z8 Y) W+ t: _. t5 A; K% e8 q- \% @
尖角补丁系统提供自动修正功能,在识别的问题区域放置修复几何图形。这些补丁有效地使尖锐拐角变圆,减少场增强并提高制造成功率。补丁系统根据特定几何图形和角度严重程度智能确定适当的补丁大小和形状。自动补丁功能不仅提高了设计效率,还确保了修正的一致性和可重复性。7 i7 c! n3 q% C' h
- i. A2 I& U+ L4 J1 U7 b
密度管理和验证
9 a- X' T7 @, Y0 _- E& F
# K7 I- l/ F) n4 N+ R9 d e) I+ H7 D, Y' g4 _4 Q" A
% [$ h: A. u8 {大型光电子芯片上的制造均匀性需要仔细关注特征密度分布。具有极高或极低特征密度的区域可能经历影响器件性能或良率的工艺变化。pVerify DRC通过全面的密度检查功能来解决这些问题,确保整个芯片的特征分布平衡。
) h- W1 z- L; m; k1 w, z, _
7 {0 Z' x& b) I9 c* L密度不均匀性对制造工艺的影响是多方面的。在化学机械抛光(CMP)过程中,密度过高的区域可能出现过度抛光,而密度过低的区域可能抛光不足,导致表面不平整。在刻蚀工艺中,密度差异可能导致刻蚀速率的局部变化,影响特征的最终尺寸和形状。1 G9 c% b& m% L9 v
1 U# a% `: m0 k# I M$ c+ y密度检查系统分析指定区域内的局部特征密度,识别密度超出可接受范围的区域。设计师可以指定密度上限和下限,确保没有区域变得过于稀疏或过于密集而无法可靠制造。
8 G" N$ o5 Z5 j, x" N: l, `
s2bmmwmsmtl64079780337.png
4 A! f: d7 x$ J+ F _5 R
图12:密度验证显示具有可接受密度的区域(80% ≥ 局部密度 ≥ 20%)标记为OK,而超出这些限制的区域(局部密度 > 80%或 2 s1 P H5 T/ f! g4 Z t% l
, }0 j N/ p: S该系统支持局部和全局密度分析,可在多个空间尺度上进行验证。局部密度检查检查小区域以识别局部密度变化,而全局密度检查确保整体芯片平衡。这种多尺度方法确保整个设计的全面密度管理,从微观的器件级别到宏观的芯片级别都能得到适当的控制。
- H$ @5 ~" O# S
/ S4 Y. q! T% P, ^. i# n2 E专业光电子对准和集成特性
/ e, E+ G" ^# Y4 @1 A C2 W f/ y
3 q% H2 v' A5 F% m
6 x6 f" ^) q, _! \7 P z光电子线路要求组件对准和层配准具有极高精度。小的对准误差可能显着降低光学耦合效率或导致器件完全失效。pVerify DRC包含专门设计用于解决这些光电子特定对准挑战的专业功能。0 H6 c, r2 Q7 U) N$ D6 f* K+ k; o
' D7 k8 d- f# D J7 V光学耦合的效率对对准精度极为敏感。以波导间的对接耦合为例,横向偏移仅为波导宽度的十分之一就可能导致耦合效率降低数分贝。角度偏移同样会造成严重的耦合损耗,特别是在单模器件中,模场的空间分布对几何参数的变化非常敏感。9 K0 U% [* L P6 @3 ]3 ~! S
' c- r+ O3 F1 o4 m- i; r" q& M+ H4 K
端口对准系统在GDS导出操作期间自动检测和纠正端口对准误差。该系统认识到光电子端口必须保持精确对准以实现正确光学耦合,并提供自动修正功能,确保复杂设计中端口位置的一致性。
" N+ V( }9 H5 L$ k
ra12alm3dkz64079780437.png
& F' E9 R# K( y. Y( k" r
图13:端口和芯层/包层对准功能演示,显示在旋转操作期间保持波导对准的CurvePaint方法,以及在GDS导出期间确保正确光学连接性的自动端口对准系统
: P! g$ E" b3 G* k J
+ P' T4 z6 ], e) O) N6 P$ TCurvePaint方法解决了几何变换期间可能出现的坐标舍入问题。传统的基于矩形的波导构造在几何图形经历旋转或缩放操作时可能引入对准误差。CurvePaint通过使用抗坐标舍入误差的基于曲线的表示来保持精确对准。这种方法在处理复杂波导路由时特别有价值,能够确保即使经过多次几何变换,波导的连续性和对准精度仍能得到保持。/ y8 l! U* _: p) N! T7 G% m3 v
. p7 V3 Z, S1 V2 c) k8 t( O
边缘处理和制造优化 n! t( n# S8 c$ E
- X2 e* g9 H0 l* V* l' O5 C
a% K: j0 H) S- b
; A) y$ n+ t N( L$ Y; |/ D# w光电子器件性能通常在很大程度上取决于边缘质量和表面光滑度。粗糙或不规则的边缘会散射光线,引入损耗并降低器件性能。pVerify DRC包含复杂的边缘处理功能,可优化几何图形以实现制造和光学性能的双重优化。! R4 x$ q, H0 G& c( G9 |0 D l
; K# K: r8 w" q
边缘粗糙度对光传播的影响机制涉及瑞利散射和边缘模式耦合。当边缘粗糙度的相关长度与光波长相当时,散射损耗会显着增加。通过适当的边缘处理,可以将这种散射最小化,提高器件的整体性能。2 k, N. E1 i7 |7 D. T
% p$ L/ S" t; f( m* {# P0 Y/ n
圆角系统提供对边缘曲率的精确控制,允许设计师为拐角圆化指定精确的半径值。该功能对于边缘曲率直接影响光学特性的器件极为重要,例如波导弯曲中的弯曲半径或谐振器结构中的拐角处理。* s. S# ~' a: [# m: g+ J
qlprodqedvy64079780537.png
6 j5 E6 L0 c7 x3 R- L, s* F. H图14:边缘处理选项显示具有不同半径值(r = 0.4微米和r = 0.7微米)的圆角控制用于欧拉倒角,以及包括LineCapRound和LineCapTriangle选项的线帽样式用于优化波导端接7 ?- O# V* J: G' x- |
7 v" \; r( g9 b$ V+ J8 x8 k线帽样式为波导等线性特征提供专业的端接处理。该系统支持各种帽样式,包括优化耦合效率和减少反射损耗的圆形和三角形端接。这些处理对于端接质量直接影响插入损耗的波导到光纤耦合应用特别重要。不同的线帽样式适用于不同的应用场景,设计师可以根据具体的耦合要求选择最优的端接形式。; m" ?; W. W" q F- Z9 O$ s* R
L8 H! }9 }6 L+ s, \ H" Z
全面的边缘处理系统确保所有几何特征都根据其特定应用接受适当的优化,平衡制造约束与光学性能要求。% r7 b# p8 V. E$ f, N, ]
j& L6 I9 E. T4 Y3 O" k' C实施和集成策略$ q. V; N6 q6 Z1 E; _
; ] x! I1 T% h# i6 I( h& |* s Z( p: o
) I6 L0 b5 O Y$ i) o
成功部署pVerify DRC可以最大化验证效果同时保持设计生产力。灵活架构支持针对不同设计方法和组织要求定制的各种实施方法。
! Y6 K/ m0 f1 R9 v' m* {
4 d* w$ f* B( o7 y* Y9 D5 U实时检查方法在设计过程中提供即时反馈,允许设计师在出现规则违规时立即识别和纠正。该方法减少了错误引入和纠正之间的时间,最大限度地减少设计规则违规对项目进度的影响。实时检查的优势在于能够在设计早期阶段发现问题,避免了在设计后期进行大规模修改的风险。
. k3 N7 Z1 _& N; C; R4 k. ~# O( ~5 r$ m% S7 g' R
批量验证为完整设计提供全面检查功能,在关键项目里程碑之前实现彻底验证。该方法确保完全符合规则,同时为设计审查和记录提供详细报告。批量验证通常用于设计流程的关键检查点,如设计完成后的最终验证或向代工厂提交前的完整性检查。1 e" r$ f8 D" v. Y1 W; D5 \
+ K/ k! p8 g; v$ _0 Z( {# k3 ?& r9 V( j自定义规则开发框架使组织能够实施反映其特定工艺能力和性能要求的专有设计规则。这种灵活性确保pVerify DRC能够适应不断发展的技术要求和专业应用。通过自定义规则,用户可以将特定的工艺知识和经验编码到验证系统中,形成适合自身需求的专业验证环境。
& X) Z9 {) a7 r+ l5 ^( M
2iluc23k1dp64079780638.png
7 i c1 v* \' p# P& t/ C: q图15:尖角检查和自动修复功能展示,包括倒角功能修复和DRC脚本自动修复两种方法,显示在复杂几何结构中自动识别和修正尖角问题的能力
, M; U" @3 F0 \) A- I ?/ }* C: B" Q% S |5 O% r
通过全面的功能、直观的界面和专业的光电子特性,pVerify DRC代表了光电子设计验证技术的重要进步。该工具结合基本检查功能、高级几何验证和专业光电子特性,为设计师提供创建满足严格制造和性能要求的复杂高性能光电子集成线路所需的信心。# m) ^2 ^5 N" _7 c" y
$ v0 ~: G3 \+ t4 C- Q1 L自动检查、智能修正和全面报告的集成创建了一个既提高设计质量又提高生产力的验证环境,为电信、传感和计算等各种应用中光子集成技术的持续发展提供支持。7 ?- j4 k3 j0 ~
uh0ellz2y0r64079780738.png
7 {, r% {6 f& s( n* u2 T7 K! H- W
图16:pVerify DRC综合设计规则验证功能总览,展示设计准确性与合规性、实时错误检测、无缝集成等关键优势,以及基础DRC检查、高级几何分析、密度与修复等主要功能,实现90%以上错误减少和50%以上时间节省的性能效益
! Q! t2 s F0 k' k
/ C6 E5 E5 i% L. R+ FpVerify DRC的实施为光电子设计领域建立了新的验证标准,通过精确的规则检查、智能的自动修正和全面的集成支持,帮助设计师在日益复杂的光电子集成环境中保持设计质量和制造可靠性。通过对GDS文件的直接处理和广泛的EDA工具兼容性,该工具为不同设计环境下的验证需求提供了统一的解决方案。结合全球主要代工厂的广泛PDK支持,以及国内技术团队的持续维护,pVerify DRC为光电子设计验证提供了一个功能全面、技术先进且自主可控的专业平台。
: s8 p; h( o$ D. v
- s$ p! \1 x2 I$ D# H" [7 ?1 g* H& H! v
往期推荐
, J) R4 J, e: O0 S
cptwyyc2crm64079780838.gif
8 ?$ g$ n% R/ h案例分享 | 使用PhotoCAD设计量子比特处理器9 Z) O2 n8 P& M6 y* F; W8 t- K" s* ?
案例分享 | 使用pSimPlus实现可编程光子三角链路的自动化配置 o' T8 m: i4 H. g3 R( {
案例分享 | 使用pSim Plus实现基于多通道级联硅微环谐振器的计算光谱仪6 j$ c! `7 k+ r
案例分享 | 使用pSim Plus实现光学神经网络中的脉冲幅值调制技术仿真$ a. l: @+ M) V" i) r) Y
egub4pcbvx464079780938.png
9 _5 b, ?8 ?( c! C2 O; \0 ?5 g* J
软件试用申请欢迎光电子芯片研发人员申请试用PIC Studio,其中包含:代码绘版软件PhotoCAD,DRC软件pVerify,片上链路仿真软件pSim,光纤系统仿真软件pSim+等。更多新功能和新软件将于近期发布,敬请期待!# ]) w6 ?+ g# i, q
点击左下角"阅读原文"马上申请
7 S/ S9 ~! s6 V3 x9 I& O
; ~: T2 b6 ~) c( y* S9 b. r欢迎转载1 ~) W5 r, j& u: [3 J
2 j# }0 t0 c' U, g. M+ w
转载请注明出处,请勿修改内容和删除作者信息!7 a# t- ~- P# J
) ]0 G% x- U. _1 i+ K
# E4 R% Z2 A8 O' @" ?1 l% X: m6 t; G8 }$ F2 n$ q, H
1efcqgcctvu64079781038.gif
/ k0 q {8 y, M7 V1 T2 p$ F# @/ [ q' ]& q! O7 h2 Z( }4 L& W
关注我们
- O9 x5 Y) A1 C8 w! H
9 P$ o* l2 @ [$ k: b8 q3 _* f 3 y, Q( `, p& }+ N2 G" u
" |& u- r2 x) l8 W$ o# {) ?
0 J, V& Q$ u( }3 a+ Z. w& {
8 F' _4 B* x1 ^. W关于我们:! e! X) K2 K' D' N) V& ^
深圳逍遥科技有限公司(Latitude Design Automation Inc.)是一家专注于半导体芯片设计自动化(EDA)的高科技软件公司。我们自主开发特色工艺芯片设计和仿真软件,提供成熟的设计解决方案如PIC Studio、MEMS Studio和Meta Studio,分别针对光电芯片、微机电系统、超透镜的设计与仿真。我们提供特色工艺的半导体芯片集成电路版图、IP和PDK工程服务,广泛服务于光通讯、光计算、光量子通信和微纳光子器件领域的头部客户。逍遥科技与国内外晶圆代工厂及硅光/MEMS中试线合作,推动特色工艺半导体产业链发展,致力于为客户提供前沿技术与服务。! y5 `/ i0 z% j5 a1 Y! S, w
7 U9 ^8 l! f% | I# V: `/ L1 Dhttp://www.latitudeda.com/3 L! j& n, D1 g$ k& w& p
(点击上方名片关注我们,发现更多精彩内容) |
|