songhexin8 发表于 2017-8-31 05:26:10

Allegro_Sigrity_SI仿真教程 实例分享Chapter4

该文件夹中的例子对应本书第四章中的实验例子。
文件结构如下:
Chapter4

--Original 是包含原始数据的文件夹,
--ddr3.spd 是DDR3子系统的板子
--memory.ibs 是内存芯片的IBIS模型
--memorycontroller.ibs 是内存控制器的IBIS模型
       
--Completed 是全部设置完成后的项目文件夹
--ddr3_4mem_copy 是项目文件夹
--ddr3_4mem_copy.ssix 是项目的workspace
--memory.ibs 是内存芯片的IBIS模型
--memory_copy1.ibs 是内存芯片的IBIS模型拷贝
--memorycontroller.ibs 是内存控制器的IBIS模型
--memorycontroller_copy1.ibs 是内存控制器的IBIS模型拷贝
--rpacks.sp 是时钟信号的端接电压SPICE模型
--vrm1.sp 是电源VRM的SPICE模型
--Ref\D\ddr3demo 是SystemSI进行archive project时创建的文件夹
   --ddr3.spd 是DDR3子系统的板子
   --ddr3_032614_124427_12012.bnp 是PowerSI提取的DDR3接口电路的S参数模型
   --ddr3_032614_124427_12012.ckt 是引用S参数模型的子电路


px0072 发表于 2022-9-26 15:45:11

有没有PCB板的

zhzh0902 发表于 2023-9-12 09:02:16

666666666666666

杨涛a 发表于 2023-9-15 13:54:24

谢谢分享,谢谢分享

llyygg 发表于 2024-3-12 21:59:00

楼主,这分教程是哪本书的。请讲
页: [1]
查看完整版本: Allegro_Sigrity_SI仿真教程 实例分享Chapter4