|
pcb设计过程中,由于平面的分割,可能会导致信号参考面不连续,对于低速信号,可能没什么关系,而在高速数字系统中,高速信号以参考面作返回路径,即回流路径,如果参考平面不连续,信号跨分割,就会带来诸多的问题,如EMI、串扰、阻抗不连续等问题。这种情况下,需要对分割进行缝补,为信号提供较短的回流通路。常见的处理方式有添加缝补电容和跨线桥接。
+ e* z# B' p; s# ?4 b 缝补电容(Stiching Capacitor)通常在信号跨分割处摆放一个0402或者0603封装的瓷片电容,电容的容值在0.01uF或者是0.1 uF,如果空间允许,可以多添加几个这样的电容,同时尽量保证信号线在缝补电容200mil范围内,距离越小越好;而电容两端的网络分别对应信号穿过的参考平面的网络,见图一中电容两端连接的网络,两种颜色高亮的两种不同网络
+ x2 T; V# ^; M: }, e1 z+ d z( D, o) H8 V# W
, ]( A* p' Y8 ~' N+ h# Y2 l3 ^( Z0 ]- o. f4 Z1 ?* p
跨线桥接:常见的就是在信号层对跨分割的信号进行“包地处理”,也可能包的是其他网络的信号线,这个个‘“包地”线尽/ K; {7 V2 R4 d# I0 ]% ^ {
2 }) e! B2 Y* |" W- E6 `
# J) l6 q% `+ P8 D, W2 z/ M
; T4 n/ u& Y+ G& X' k/ @
. i' ?0 Z, E# n5 Q( c6 {; \$ o+ y! P( V s
@- q2 m0 z) |9 @: G& }* t
4 T; E; Y9 B0 q7 x4 b- k) |( q1 X2 f2 b; @/ G! x
4 p6 n5 c' e: j1 V4 h4 w
! |; [" K5 }8 E0 E |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|