电子产业一站式赋能平台

PCB联盟网

搜索
查看: 2561|回复: 0
收起左侧

[文件已评审] PADS 4层 MB V1.0板评审报告20190212

[复制链接]
发表于 2019-2-16 17:04:20 | 显示全部楼层 |阅读模式
您阅读的评审报告自于凡亿PCB QA评审组(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I
6 c) i5 G7 M1 {7 L# N/ z) J) q  n------------------------------------------------------------------------------------$ ~# o+ p+ F/ E3 x% h- [3 C. Q! d$ N; h/ ^
使用前请您先阅读以下条款:: k' C$ T5 ~7 k1 Z; a5 W6 C7 G9 s
/ U2 \" l( G; y  X3 H2 ~1.评审PCB全程保密不外发,评审之后会进行文件删除,介意者不要发送文档!, D( i* |- o5 P/ G( \0 `% [
0 {) ~# E$ X$ B2.评审报告只是局部截图并添加文字说明,如需更详细的请内容请联系我们评审人员
" Z' E+ m6 s# e3.评审意见仅供参考意见,由此造成的任何相关损失网站概不负责# A* M) Z6 g3 M3 u) I4 v3 E' ?1 Q7 C2 s
, U" S9 F+ d# P. l4 r% y-----------------------------------------------------------------------------------
0 X" F6 e6 F2 E0 q; f7 g, D7 f一.布局问题:" b- P! p$ {( E0 Y
二.布线问题:& ~" m& J5 J7 z
1.【问题分析】:USB座子是整个板子的电源入口,目前板子上走线没有电源的概念,入口走线比较细,输出的整板电源+3.3V走线也比较细。; C8 R( J: U$ N: a5 W. N% [
【问题改善建议】:建议根据电流大小加粗电源走线,或者采用铺铜方式 。* `. r' X4 Z/ t: \( j

" y% ~9 k% f/ E0 u2.【问题分析】:板中走线出现锐角和直角的情况,这样容易造成信号反射,干扰影响信号。
% l$ j/ C7 g4 m; E* Q【问题改善建议】:走线要从焊盘中间出线,不要出现直角和锐角。1 n& L( x# x0 k7 w, U
4 Q/ B) o. f+ \6 p) s: F% a7 u; `9 O
) A( H) u+ V/ m$ R5 h9 g* M
# q9 n% G  H0 K4 j; G

4 ?6 H! ~/ V: H: E' _8 q  y3.【问题分析】:时钟线没有包地,也没有保证足够的间距。% W6 f2 |- G  B9 ?( S* s. m! E
【问题改善建议】:时钟信号很重要,且容易受干扰,以下时钟线建议包地处理。" ~- f( V" E$ y7 D, A7 c6 M$ f: Z
   + |$ r3 H) O1 _% Y1 g1 S. S
4.【问题分析】:USB此组信号为差分信号,没有差分走线。( K' i6 p( J  O8 `( N
【问题改善建议】:建议采用差分走线,并做好包地处理。
% c# A. R1 g# q( M' w7 c; V& f7 Y! ~5 D: O  n4 I
5.【问题分析】:天线座子要做好隔层参照考。! Y  C, ^4 Y% p% {2 @; {$ B# b* u
【问题改善建议】:以下天线座子信号建议挖空第二层,参考第三层。6 C4 ?2 A( q7 t! `9 c3 E

. K; q: c) d* ?/ G, X6.【问题分析】:第三层作为电源层,走了大量的线。
, I" F/ C% U( w* H4 N3 t# @7 |【问题改善建议】:建议第三层整体敷铜,作为个完整的电源层作为参考平面,其他小的电源可以到顶底层进行处理。
7 k6 O6 t1 V* R3 l: V
# ^, G2 q$ H! Z# z, ^8 A三.生产工艺:
  z9 M, G( Z7 r. M
+ q( C/ m# {& c- [

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

x
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关闭

站长推荐上一条 /1 下一条


联系客服 关注微信 下载APP 返回顶部 返回列表