凡亿刘老师 发表于 2018-11-20 16:07:35

AD 4层采集器 PCB论坛公益评审报告:20181120

1过孔开窗了,建议进行盖油处理。

2. DRC检查,存在报错。热焊盘设计不符合设置规则,会影响焊接。需要调整设计规则或更改设计。

3. 尖角铜皮,孤岛铜皮和电容电阻器件间的铜皮,建议割掉。

4.AGND顶底层的铜皮没区分开来,与PGND一样,可以在顶底层连接,地层尽量保持完整性。

5.电源层割裂严重,且出现瓶颈。建议小电源顶底层处理,大电源电源层处理,保持平面完整。


凡亿刘老师 发表于 2018-11-20 16:09:04

6.这块是不是高压部分,如果是的话,不要铺铜。

7.晶振与其电容要同层放置,且考虑π型滤波。靠近管脚摆放,下方不能过线。

8. 线能拉直的就拉直,且不要存在stub线。建议修改。

9. CPU中间不建议这样拉长线,建议修改。

10. 滤波电容靠近管脚摆放,不然起不到滤波效果。


凡亿刘老师 发表于 2018-11-20 16:10:36

11.这种大焊盘建议打上散热过孔。

12.走线建议不要出现锐角。可以在画完板后加上泪滴。

13.时钟线建议包地处理。

14.由于没原理图,不知道电流多大。电源的处理建议参考经验值0.5mm的过孔过1A。表层的线是40mil过1A(表层递增加20,内层递增加40 。不是绝对值,通常做好1A的预留)。检查电源的过孔数量是否足够,线宽是否满足需要。

yangxf0120 发表于 2018-11-20 18:59:13

谢谢分享AD 4层采集器 PCB论坛公益评审

PANZE 发表于 2019-1-22 15:43:24

要是每个都有个正确的示例,看看会更好

lzz 发表于 2019-1-23 14:42:44

谢谢分享,学习了

大河海 发表于 2019-1-23 20:38:49

学习学习,

耶耶5555 发表于 2019-3-28 13:54:03

时钟线包地处理有没有必要?间距足够应该就可以了

zhidai 发表于 2019-8-26 10:32:00

感谢分享,积累学习

zycman 发表于 2020-11-26 16:14:17

谢谢分享,学习一下
页: [1] 2
查看完整版本: AD 4层采集器 PCB论坛公益评审报告:20181120